一、什么是上拉電阻?什么是下拉電阻?
上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻嵌位在高電平!電阻同時(shí)起限流作用!下拉同理!
上拉是對(duì)器件注入電流,下拉是輸出電流;弱強(qiáng)只是上拉電阻的阻值不同,沒(méi)有什么嚴(yán)格區(qū)分;對(duì)于非集電極(或漏極)開(kāi)路輸出型電路(如普通門(mén)電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開(kāi)路輸出型電路輸出電流通道。
二、上拉電阻及下拉電阻作用:
1、提高電壓準(zhǔn)位:a.當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。b.OC門(mén)電路必須加上拉電阻,以提高輸出的搞電平值。
2、加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。
3、N/A pin防靜電、防干擾:在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。同時(shí)管腳懸空就比較容易接受外界的電磁干擾。
4、電阻匹配,抑制反射波干擾:長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
5、預(yù)設(shè)空閒狀態(tài)/缺省電位:在一些 CMOS 輸入端接上或下拉電阻是為了預(yù)設(shè)缺省電位. 當(dāng)你不用這些引腳的時(shí)候, 這些輸入端下拉接 0 或上拉接 1。在I2C總線等總線上,空閑時(shí)的狀態(tài)是由上下拉電阻獲得。
6.提高芯片輸入信號(hào)的噪聲容限:輸入端如果是高阻狀態(tài),或者高阻抗輸入端處于懸空狀態(tài),此時(shí)需要加上拉或下拉,以免收到隨機(jī)電平而影響電路工作。同樣如果輸出端處于被動(dòng)狀態(tài),需要加上拉或下拉,如輸出端僅僅是一個(gè)三極管的集電極。從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。
三、上拉電阻阻值的選擇原則包括:
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。
3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。
綜合考慮以上三點(diǎn),通常在1k到10k之間選取。對(duì)下拉電阻也有類似道理。
四、原理
上拉電阻實(shí)際上是集電極輸出的負(fù)載電阻。不管是在開(kāi)關(guān)應(yīng)用和模擬放大,此電阻的選則都不是拍腦袋的。工作在線性范圍就不多說(shuō)了,在這里是討論的是晶體管是開(kāi)關(guān)應(yīng)用,所以只談開(kāi)關(guān)方式。找個(gè)TTL器件的資料單獨(dú)看末級(jí)就可以了,內(nèi)部都有負(fù)載電阻根據(jù)不同驅(qū)動(dòng)能力和速度要求這個(gè)電阻值不同,低功耗的電阻值大,速度快的電阻值小。但芯片制造商很難滿足應(yīng)用的需要不可能同種功能芯片做許多種,因此干脆不做這個(gè)負(fù)載電阻,改由使用者自己自由選擇外接,所以就出現(xiàn) OC、OD輸出的芯片。由于數(shù)字應(yīng)用時(shí)晶體管工作在飽和和截止區(qū),對(duì)負(fù)載電阻要求不高,電阻值小到只要不小到損壞末級(jí)晶體管就可以,大到輸出上升時(shí)間滿足設(shè)計(jì)要求就可,隨便選一個(gè)都可以正常工作。但是一個(gè)電路設(shè)計(jì)是否優(yōu)秀這些細(xì)節(jié)也是要考慮的。集電極輸出的開(kāi)關(guān)電路不管是開(kāi)還是關(guān)對(duì)地始終是通的,晶體管導(dǎo)通時(shí)電流從負(fù)載電阻經(jīng)導(dǎo)通的晶體管到地,截止時(shí)電流從負(fù)載電阻經(jīng)負(fù)載的輸入電阻到地,如果負(fù)載電阻選擇小點(diǎn)功耗就會(huì)大,這在電池供電和要求功耗小的系統(tǒng)設(shè)計(jì)中是要盡量避免的,如果電阻選擇大又會(huì)帶來(lái)信號(hào)上升沿的延時(shí),因?yàn)樨?fù)載的輸入電容在上升沿是通過(guò)無(wú)源的上拉電阻充電,電阻越大上升時(shí)間越長(zhǎng),下降沿是通過(guò)有源晶體管放電,時(shí)間取決于器件本身。因此設(shè)計(jì)者在選擇上拉電阻值時(shí),要根據(jù)系統(tǒng)實(shí)際情況在功耗和速度上兼顧。
五、從IC(MOS工藝)的角度,分別就輸入/輸出引腳做一解釋: